# UNIVASF Eletrônica Digital II

#### Controlador Simples

Prof. Rodrigo Ramos godoga@gmail.com

- Podem ser projetados para diferentes tarefas
  - Operações lógicas (complemento), transferência entre registradores, etc.
- Registradores complexos versus registradores simples
  - Muitos registradores de simples (armazenamentos) → ULA complexa
  - ULA simples → registradores complexos (várias operações)
- A definição faz parte da arquitetura do sistema
  - Diferentes arquiteturas podem produzir o mesmo resultado: não existe a melhor.

- Exemplo de arquitetura
  - Realização das operações  $\alpha+\beta$ ,  $\alpha-\beta$ ,  $-\alpha+\beta$  e  $-\alpha-\beta$
  - Assumir que os registradores têm entrada set e reset assíncronas.



 Na operação de soma abaixo, podemos escolher em que registrador salvar o resultado.

Sequência de comandos para calcular  $\alpha$  +  $\beta$ 



| Ciclo | Terminal<br>de<br>controle<br>ativado | Comentário                              |  |  |  |  |
|-------|---------------------------------------|-----------------------------------------|--|--|--|--|
| 1     | $Z, Z_A$                              | Limpa acumulador                        |  |  |  |  |
| 2     | $R_{\alpha'}W$                        | Ler de $\alpha$ e escrever em CI        |  |  |  |  |
| 3     | R, W <sub>A</sub>                     | CI para Acc<br>passando pelo<br>somador |  |  |  |  |
| 4     | $R_{\beta}$ , $W$                     | Ler de $\beta$ e escrever em CI         |  |  |  |  |
| 5     | $R, W_{A}$                            | β somado ao Acc                         |  |  |  |  |
| 6     | $R_{A}$ , $W_{\alpha}$                | Acc para α                              |  |  |  |  |



• Projeto do controlador para a soma

X = 0

0

 Deve-se ter um botão para sair do modo espera (X)



• Decodificador para as saídas

| Estado<br>presente | Estado<br>presente | Est<br>segu | ado<br>inte |                  |       |              |   | Saío | ias     |             |              |       | Decodificador                            |
|--------------------|--------------------|-------------|-------------|------------------|-------|--------------|---|------|---------|-------------|--------------|-------|------------------------------------------|
|                    | $Q_2Q_1Q_0$        | X = 0       | X = 1       | $\boldsymbol{z}$ | $Z_A$ | $R_{\alpha}$ | W | R    | $W_A$   | $R_{\beta}$ | $W_{\alpha}$ | $R_A$ | $(1)$ $z, z_A$                           |
| 0                  | 000                | 000         | 001         | 0                | 0     | 0            | 0 | 0    | 0       | 0           | 0            | 0     |                                          |
| 1                  | 001                | 010         | 001         | 1                | 1     | 0            | 0 | 0    | 0       | 0           | 0            | 0     |                                          |
| 2                  | 010                | 011         | 011         | 0                | 0     | 1            | 1 | 0    | 0       | 0           | 0            | 0     | 2                                        |
| 3                  | 011                | 100         | 100         | 0                | 0     | 0            | 0 | 1    | 1       | 0           | 0            | 0     | $R_{\alpha}$                             |
| 4                  | 100                | 101         | 101         | 0                | 0     | 0            | 1 | 0    | 0       | 1           | 0            | 0     |                                          |
| 5                  | 101                | 110         | 110         | 0                | 0     | 0            | 0 | 1    | 1       | 0           | 0            | 0     | 3                                        |
| 6                  | 110                | 000         | 000         | 0                | 0     | 0            | 0 | 0    | 0       | 0           | 1            | 1     |                                          |
|                    |                    |             |             |                  |       |              |   |      |         |             |              |       |                                          |
|                    |                    |             |             |                  |       |              |   |      |         |             |              |       | → R, W <sub>A</sub>                      |
| lógio 🔲            | 7 [                |             |             |                  | П     | П            | Γ |      |         |             |              |       | 4                                        |
| 1                  |                    | _ [         |             |                  |       | _ `          | _ |      |         |             |              |       | $R_{\beta}$                              |
| X 0                |                    | -           |             |                  |       |              | - |      |         |             |              |       |                                          |
| , Q <sub>0</sub> 1 | 7                  | -           |             |                  |       | Γ            |   |      |         |             |              |       | (5)                                      |
| 1                  |                    |             |             |                  |       |              |   |      |         |             |              |       |                                          |
| Z <sub>A</sub> 0   |                    | L           |             |                  |       |              |   |      |         |             |              |       |                                          |
| R <sub>α</sub> 1   |                    |             |             |                  |       |              |   |      |         |             |              |       |                                          |
| W 1                |                    |             | _           |                  |       |              |   |      |         | (           | have         |       | (6)                                      |
| 0                  |                    |             |             | 1                |       |              |   |      |         |             | Ĭ            |       | $W_{\infty}$ $R_{A}$                     |
| , W <sub>A</sub> 1 |                    |             |             |                  |       |              |   |      | V(1) o- |             | ٠,           | X     |                                          |
| 1                  |                    |             |             |                  | Ī     |              |   |      | (1)0    |             | ·            | Į     | Parte de Q2                              |
| R <sub>β</sub> 0   |                    |             |             |                  |       |              |   |      |         |             |              | 5     | geração de seqüência do $\overline{Q}_1$ |
| R <sub>A</sub> 0   |                    |             |             |                  |       |              |   |      |         |             | V(0          | ))    | controlador $Q_1$                        |
|                    |                    |             |             |                  |       |              |   |      |         | Reld        | igio 🗢       |       | $ar{Q}_0$                                |

- Controlador por registrador de deslocamentos
  - Dispositivo de partida



Controlador por registrador de deslocamentos



• Seletor de registro final (SFR)



- Entradas de realimentação
- Podem ser usadas para controlar microoperações



- Entradas de realimentação
- Para mais de dois caminhos, usa-se



- Entradas de realimentação (outros exemplos)
- Saltar microoperações



- Entradas de realimentação (outros exemplos)
- Tornar ineficientes microoperações



- Entradas de realimentação (outros exemplos)
- Repetir microoperações

